力
最大効率のためのデッドタイムの最適化
このホワイトペーパーでは、EPCは最適化の問題を調査し続け、EGAN®FETSとMOSFETのシステム効率に対するデッドタイムの影響を調べています。 以前に公開された記事は、イーガンフェットがシリコンデバイスと同様に動作し、同じパフォーマンスメトリックを使用して評価できることを示しました。...
OCXOSのATまたはSCカットを選択します
周波数制御アプリケーションで異なるクリスタルカットを使用すると、パフォーマンスが異なります。このペーパーでは、2つのカットのコストトレードオフとともに、ATカットおよびSCカットのパフォーマンスについて説明します。...
SFPケージでのEMIの動作を予測するためのフル波3Dフィールドソルバーの適用
このホワイトペーパーでは、長方形の金属小型の形状障害(SFP)エミケージのシールド効果を予測および改善するためのモデリング技術の使用に関する調査を提示します。 これらのCagesは、最大11.1...
PFCインラッシュ保護への新しいアプローチ
現在、PFCイングラッシュ電流保護には2つの一般的なアプローチがあります。このような保護は、AC電源のスイッチング時にパワーアプリケーションの最初のインスタンスにのみ対応します。 電源システムのより高い顧客需要と安定性に対する期待に直面して、新しい概念が考えられており、「常に利用可能な」PFCユニットの新しい改善された世代の保護の需要を満たす可能性があり、それ自体が設計されるように設計されますグリッチトレラント。 詳細については、このホワイトペーパーをダウンロードしてください。 ...
End to End Nand Flashソリューションの選択と構成
組み込みSSDプロジェクトの実装により、複数の課題が生じます。潜在的な問題には、使用モデルの分散と非伝統的な使用モデルが含まれます。別の問題は、SSDのさまざまな用途を考慮して、動的な変化の下でのSSDの長寿と信頼性です。さらに、溶液選択では一般的に間違いが発生しますが、これは簡単に回避できます。これらの合併症と戦うために、ATPは、NAND構成、ファームウェア/設定構成、ホスト設定構成の3つのソリューション選択領域に焦点を当てています。 このホワイトペーパーをダウンロードして、詳細を確認してください。 ...
XMOSテクノロジーホワイトペーパー
電子製品の設計者は、短い時間枠でカスタマイズされ、差別化された複雑な製品の要求に挑戦しています。この環境では、2つの要因が重要になります。柔軟性とシンプルさです。長年にわたり、ASICSまたはFPGAにより、エンジニアは非常に特定の製品設計要件を満たすことができました。ただし、関係する設計プロセスは複雑で、時間がかかり、高価です。マイクロコントローラーやDSPなどの技術は単純さを提供しますが、急速に変化する市場要件を満たすために必要な柔軟性がありません。 XMOSは、プロセッサベースのデザインの設計シンプルさでFPGAまたはASICの柔軟性を提供するテクノロジーを提供します。...
高圧ファン「San Ace 60」9HVタイプ
Sanyo denkiは、高静圧ファン「San Ace 60」9HVタイプ(以下「新しいモデル」)を開発および商業化しました。このレポートでは、このファンの詳細を紹介します。このファンは、サイズや取り付け穴など、従来のモデルとの互換性を保持し、業界で最も高い静圧を実現します。 このホワイトペーパーをダウンロードして、詳細を確認してください。 ...
RS-485トランシーバーチュートリアル
この詳細なホワイトペーパーは、選択肢をガイドし、適切なトランシーバーを選択するのに役立つ重要な設計上の考慮事項を検討します。最も典型的なRS-485...
フラッシュの破損:ソフトウェアバグまたは電源電圧障害?
フラッシュメモリは、一般的に組み込みシステムにファームウェアを保存するために使用されます。時折、一部のシステムのフラッシュメモリに保存されているファームウェアが誤って破損しているため、システムがパワーオン後に起動するのを防ぎます。フラッシュの破損は、一般的にソフトウェアのバグに関連付けられています。ただし、パワーサイクリングテスト中またはマージンテスト中にフラッシュ腐敗の確率が増加することもよく理解されています。 この記事では、フラッシュの腐敗とその原因をソフトウェアのバグを超えて調べ、腐敗を最小限に抑える方法を提案します。 このホワイトペーパーをダウンロードして、詳細を確認してください。 ...
GUI設計ソフトウェアの評価
インタラクティブな画面が必要な場合は、インターネットを検索して、グラフィカルユーザーインターフェイスの略である「GUI」という用語への道を見つけた可能性があります。あなたは正しい場所にいます!...
事前にテストされたシステムオンチップ設計は、PLD開発を加速します
多くの中程度のサイズのプログラム可能なロジックデバイス(PLD)設計、特に制御プレーンアプリケーションの設計は、オンチップバスまたはオフチップのマイクロプロセッサにオンチップバスを介して相互接続された多くのインターフェイスで構成されています。各インターフェイスは比較的単純ですが、すべてのオンチップ相互接続を構築し、それらをデバッグするタスクは時間がかかり、イライラする可能性があります。ますます多くの設計者が、事前に設計されたプロセッサベースのシステムを備えた開発ボードを使用して、開発プロセスを加速しています。 このホワイトペーパーをダウンロードして、詳細を確認してください。 ...
Electronic Pro Tech Publish Hub にサインアップする
サブスクライバーとして、アラートを受信し、常に更新されるホワイト ペーパー、アナリスト レポート、ケース スタディ、ウェビナー、ソリューション レポートのライブラリに無料でアクセスできます.
