実用的な低電力CPLD設計
ポータブルまたはハンドヘルド製品に関与するエンジニアは、消費電力を最小限に抑えることが今日の設計の絶対的な要件であることを知っています。しかし、退役軍人だけが、システムのバッテリー寿命を最大に伸ばすことができる微妙であるが重要な詳細を理解しています。
このホワイトペーパーでは、格子半導体は、これらの味付けされた専門家が、埋め込まれたデザインのI/Oサブシステムから最後のマイクロワットを絞り出すために、超低電力複雑なプログラム可能なロジックデバイス(CPLD)を使用する方法に焦点を当てています。
詳細を確認するにはダウンロードしてください。
もっと知る
このフォームを送信することにより、あなたは同意します Lattice Semiconductor Corporation あなたに連絡することによって マーケティング関連の電子メールまたは電話。いつでも退会できます。 Lattice Semiconductor Corporation ウェブサイトと 通信には、独自のプライバシー ポリシーが適用されます。
このリソースをリクエストすることにより、利用規約に同意したことになります。すべてのデータは 私たちによって保護された プライバシーポリシー.さらに質問がある場合は、メールでお問い合わせください dataprotection@techpublishhub.com
からのその他のリソース Lattice Semiconductor Corporation
FPGAでPCI Express Bridgingソリューショ...
前任者である周辺コンポーネントの相互接続(PCI)と同様に、PCI Expressはユビキタスなシステムインターフェ...