Skip to content Skip to footer

FPGAおよびCPLDデジタルロジックを活用してアナログをデジタルコンバーターに実装する

アナログからデジタルコンバーター(ADC)は一般的なアナログビルディングブロックであり、FPGAやCPLDのようなデジタルロジックをアナログセンサーの「現実世界」にインターフェースするときは、ほとんど常に必要です。
このホワイトペーパーでは、格子半導体から利用可能な参照設計とデモボードを使用して、低周波(DC〜1K Hz)とより高い周波数(最大50K Hz)ADCの両方の実装を説明します。各設計のサンプルアプリケーション:1つはネットワークスイッチのシステムモニター用、もう1つはオーディオ通信システムでの周波数検出用です。
詳細については、このホワイトペーパーをダウンロードしてください。

もっと知る

このフォームを送信することにより、あなたは同意します Lattice Semiconductor Corporation あなたに連絡することによって マーケティング関連の電子メールまたは電話。いつでも退会できます。 Lattice Semiconductor Corporation ウェブサイトと 通信には、独自のプライバシー ポリシーが適用されます。

このリソースをリクエストすることにより、利用規約に同意したことになります。すべてのデータは 私たちによって保護された プライバシーポリシー.さらに質問がある場合は、メールでお問い合わせください dataprotection@techpublishhub.com

digital route logo
ラング: ENG
タイプ: Whitepaper 長さ: 9ページ

からのその他のリソース Lattice Semiconductor Corporation