ISPMACH®4000ZE-超大量の低電力アプリケーションでCPLDを有効にする
設計エンジニアは、前世代および競争力のある製品にわたって機能と機能が改善された新製品を開発することに絶えず挑戦しています。その後の世代ごとに、より小さく、より低い電力と低コストの製品に対する需要の増加は、エンジニアのすでに困難な仕事に別の複雑さの層を追加します。
このホワイトペーパーでは、消費者製品を開発する際に設計エンジニアが考慮した要因のいくつかについて説明します。次に、格子半導体のISPMACH®4000ZEファミリーのゼロパワーコンプレックスプログラム可能なロジックデバイス(CPLD)が、かつてアプリケーション固有の統合回路(ASIC)によって支配されていた超大量、低電力アプリケーションでのCPLDを使用できるようにする方法について説明します。アプリケーション固有の標準製品(ASSP)。
詳細を確認するにはダウンロードしてください。
もっと知る
このフォームを送信することにより、あなたは同意します Lattice Semiconductor Corporation あなたに連絡することによって マーケティング関連の電子メールまたは電話。いつでも退会できます。 Lattice Semiconductor Corporation ウェブサイトと 通信には、独自のプライバシー ポリシーが適用されます。
このリソースをリクエストすることにより、利用規約に同意したことになります。すべてのデータは 私たちによって保護された プライバシーポリシー.さらに質問がある場合は、メールでお問い合わせください dataprotection@techpublishhub.com
からのその他のリソース Lattice Semiconductor Corporation
CMOSからMIPI D-PHYインターフェイス...
MIPI D-PHYは、典型的なカメラと表示アプリケーションの実用的なPHYです。 LVCMOSまたはLVDSに基づいて従来の並列...