Skip to content Skip to footer

低電力のための設計

通信インフラストラクチャプロジェクトのOPEXと二酸化炭素排出量の計算に関しては、消費電力はますます重要な変数になりつつあります。たとえば、平均して、ヨーロッパでは、平均して満載の各3Gセルサイトの費用は約1600ドル、または3200ドル/年です。これらのコストに加えて、セルサイトあたりの消費レベルは、年間セルサイトごとに推定11トンの二酸化炭素排出量につながります。
これらのオペレーターの場合、電力はコストに等しくなります。 FPGAは、ベースアセストアーキテクチャの最も重要な側面の1つになりつつあるため、消費電力を最小限に抑えるためにスポットライトが鳴りました。
詳細については、このホワイトペーパーをダウンロードしてください。

もっと知る

このフォームを送信することにより、あなたは同意します Lattice Semiconductor Corporation あなたに連絡することによって マーケティング関連の電子メールまたは電話。いつでも退会できます。 Lattice Semiconductor Corporation ウェブサイトと 通信には、独自のプライバシー ポリシーが適用されます。

このリソースをリクエストすることにより、利用規約に同意したことになります。すべてのデータは 私たちによって保護された プライバシーポリシー.さらに質問がある場合は、メールでお問い合わせください dataprotection@techpublishhub.com

関連カテゴリ: , ,

digital route logo
ラング: ENG
タイプ: Whitepaper 長さ: 6ページ

からのその他のリソース Lattice Semiconductor Corporation